تاريخ تطور المعالجات: نهاية الثمانينيات - بداية العقد الأول من القرن الحادي والعشرين

استمرار موضوع المقالة الأولى هو تاريخ تطور المعالجات من نهاية القرن العشرين إلى بداية القرن الحادي والعشرين.

استخدم العديد من معالجات الثمانينيات بنية CISC (حوسبة مجموعة التعليمات المعقدة). كانت الرقائق معقدة للغاية ومكلفة ، وكذلك لم تكن منتجة بما فيه الكفاية. كانت هناك حاجة لتحديث الإنتاج وزيادة عدد الترانزستورات.

RISC Architecture

في عام 1980 ، تم إطلاق مشروع Berkeley RISC ، بقيادة المهندسين الأمريكيين David Patterson و Carlo Sequin. RISC (كمبيوتر مجموعة تعليمات مقيدة) - بنية المعالج مع زيادة السرعة بسبب التعليمات المبسطة.



مديرو مشروع بيركلي RISC - ديفيد باترسون وكارلو سيكوين

بعد عدة سنوات من العمل المثمر ، ظهرت عدة عينات من المعالجات مع مجموعة مخفضة من التعليمات في السوق. كانت كل تعليمات منصة RISC بسيطة ويتم تنفيذها في دورة واحدة. كان هناك أيضًا العديد من سجلات الأغراض العامة. بالإضافة إلى ذلك ، تم استخدام خطوط الأنابيب مع تعليمات مبسطة ، مما جعل من الممكن زيادة تردد الساعة بشكل فعال.

تم إصدار RISC I في عام 1982 واحتوى على أكثر من 44،420 ترانزستور. كان لديه 32 تعليمات فقط وعمل على تردد 4 ميجاهرتز. يتكون RISC II التالي من 40،760 ترانزستور ، استخدم 39 تعليمات وكان أسرع. معالج



RISC II

لمعالجات MIPS: R2000 و R3000 و R4000 و R4400

توفر بنية معالجات MIPS (المعالج الدقيق بدون مراحل خط الأنابيب المتشابكة) وجود وحدات مساعدة في البلورة. استخدمت MIPS ناقلًا ممتدًا.

في عام 1984 ، قامت مجموعة من الباحثين بقيادة العالم الأمريكي جون هينيسي بتأسيس شركة لتصميم الأجهزة الإلكترونية الدقيقة. قامت MIPS بترخيص بنية المعالجات الدقيقة وأنوية IP للأجهزة المنزلية الذكية والشبكات وتطبيقات الهاتف المحمول. في عام 1985 ، تم إصدار أول منتج للشركة - R2000 32 بت ، والذي تم الانتهاء منه في عام 1988 في R3000. كان النموذج المحدث مدعومًا للمعالجة المتعددة وذاكرة التخزين المؤقت للتعليمات وذاكرة التخزين المؤقت للبيانات. وجد المعالج تطبيقًا في محطات عمل سلسلة SG لشركات مختلفة. أصبحت R3000 أيضًا أساس وحدة تحكم ألعاب Sony PlayStation.



معالج R3000

في عام 1991 ، تم إطلاق خط الجيل الجديد R4000. يحتوي هذا المعالج على بنية 64 بت ومعالج مدمج ويعمل على تردد ساعة 100 ميجاهرتز. كانت ذاكرة التخزين المؤقت الداخلية 16 كيلوبايت (8 كيلوبايت من تعليمات ذاكرة التخزين المؤقت و 8 كيلوبايت من بيانات ذاكرة التخزين المؤقت).

بعد ذلك بعام ، تم إصدار نسخة معدلة من المعالج - R4400 -. في هذا النموذج ، زادت ذاكرة التخزين المؤقت إلى 32 كيلو بايت (16 كيلو بايت من أوامر ذاكرة التخزين المؤقت و 16 كيلو بايت من بيانات ذاكرة التخزين المؤقت). يمكن للمعالج أن يعمل بتردد 100 ميجاهرتز - 250 ميجاهرتز.

معالجات MIPS: R8000 و R10000

في عام 1994 ، ظهر المعالج الأول مع تطبيق فائق السرعة لهيكل MIPS ، R8000. كانت سعة ذاكرة التخزين المؤقت للبيانات 16 كيلو بايت. يحتوي هذا المعالج على نطاق ترددي عالي للوصول إلى البيانات (حتى 1.2 جيجابت / ثانية) مع سرعة عالية في العمليات. بلغ التردد 75 ميجا هرتز - 90 ميجا هرتز. تم استخدام ست دوائر: جهاز للتعليمات الصحيحة ، لتعليمات النقطة العائمة ، ثلاثة واصفات ذاكرة التخزين المؤقت لذاكرة الوصول العشوائي الثانوية ، ووحدة تحكم ذاكرة التخزين المؤقت ASIC.



معالج R8000

في عام 1996 ، تم إصدار نسخة منقحة - R10000. تضمن المعالج 32 كيلو بايت من ذاكرة التخزين المؤقت الأساسية للبيانات والتعليمات. عملت وحدة المعالجة المركزية على تردد 150 ميجا هرتز - 250 ميجا هرتز.

في أواخر التسعينات ، بدأت MIPS في بيع تراخيص لبنى MIPS32 و MIPS64 32 بت و 64 بت.

معالجات سبارك

انضمت شركة Sun Microsystems ، التي طورت بنية قابلة للتطوير SPARC (معالجات قابلة للتحجيم ARCH architecture) ، إلى صفوف المعالجات. تم إصدار المعالج الأول الذي يحمل نفس الاسم في أواخر الثمانينيات وكان يطلق عليه SPARC V7. بلغ ترددها 14.28 ميجاهرتز - 40 ميجاهرتز.

في عام 1992 ، ظهرت النسخة 32 بت التالية المسماة SPARC V8 ، والتي تم على أساسها إنشاء معالج microSPARC. كان تردد الساعة 40 ميجا هرتز - 50 ميجا هرتز.

تعاونت شركة Texas Instruments و Fujitsu و Philips وآخرون في الجيل التالي من هندسة SPARC V9 مع Sun Microsystems. توسعت المنصة إلى 64 بت وكانت فائقة الخط مع خط أنابيب من 9 مراحل. تم توفير SPARC V9 لاستخدام ذاكرة التخزين المؤقت من المستوى الأول ، مقسمة إلى تعليمات وبيانات (سعة كل منها 16 كيلوبايت) ، وكذلك المستوى الثاني بسعة 512 كيلوبايت - 1024 كيلوبايت. معالج



UltraSPARC III

معالجات StrongARM

في عام 1995 ، تم إطلاق مشروع لتطوير عائلة المعالج القوي StrongARM التي طبقت مجموعة تعليمات ARM V4. كانت وحدات المعالجة المركزية هذه عبارة عن بنية قياسية تقليدية مع خط أنابيب من 5 مراحل ، بما في ذلك وحدات التحكم في الذاكرة ودعم ذاكرة التخزين المؤقت للتعليمات والبيانات التي تبلغ كل منها 16 كيلوبايت.



StrongARM SA-110

وفي عام 1996 ، تم إصدار أول معالج يعتمد على StrongARM - SA-110. كان يعمل بترددات ساعة 100 ميجاهرتز أو 160 ميجاهرتز أو 200 ميجاهرتز.

كما دخلت السوق طرازات SA-1100 و SA-1110 و SA-1500.



معالج SA-110 في معالجات Apple MessagePad 2000

POWER و POWER2 و PowerPC

في عام 1985 ، بدأت شركة IBM في تطوير الجيل التالي من معمارية RISC كجزء من مشروع أمريكا. استمر تطوير معالج POWER (تحسين الأداء مع RISC المحسن) ومجموعة التعليمات الخاصة به لمدة 5 سنوات. كانت منتجة للغاية ، ولكنها كانت تتكون من 11 شريحة مختلفة. وبالتالي ، في عام 1992 ، تم إصدار إصدار معالج آخر يتناسب مع شريحة واحدة.



مجموعة شرائح الطاقة

في عام 1991 ، تم تطوير بنية PowerPC (اختصارًا باسم PPC) بواسطة IBM و Apple و Motorola Alliance. كان يتألف من مجموعة أساسية من الوظائف لمنصة POWER ، كما دعم العمل في وضعين وكان متوافقًا مع الإصدارات السابقة مع وضع التشغيل 32 بت للإصدار 64 بت. كان الغرض الرئيسي من أجهزة الكمبيوتر الشخصية.

تم استخدام معالج PowerPC 601 على جهاز Macintosh.



معالج PowerPC

في عام 1993 ، تم تقديم POWER2 مع مجموعة موسعة من التعليمات. تراوحت سرعة ساعة المعالج من 55 ميجاهرتز إلى 71.5 ميجاهرتز ، وكانت ذاكرة التخزين المؤقت للبيانات والتعليمات 128-256 كيلوبايت و 32 كيلوبايت. احتوت الدوائر المصغرة للمعالج (كانت هناك 8) على 23 مليون ترانزستور ، وتم تصنيعها باستخدام تقنية CMOS 0.72 ميكرومتر.

في عام 1998 ، أصدرت شركة IBM السلسلة الثالثة من معالجات POWER3 64 بت المتوافقة تمامًا مع معيار PowerPC.

بين عامي 2001 و 2010 ، تم إصدار نماذج POWER4 (حتى ثمانية أوامر متوازية) ، و POWER5 و POWER6 ثنائي النواة ، وأربعة إلى ثمانية نماذج نووية POWER7.

معالجات Alpha 21064A

في عام 1992 ، أطلقت شركة Digital Equipment Corporation (DEC) معالج Alpha 21064 (EV4). كانت بلورة فائقة النقاء 64 بت مع بنية خط أنابيب وتردد ساعة من 100 ميجاهرتز - 200 ميجاهرتز. تم تصنيعها باستخدام تقنية معالجة 0.75 ميكرون مع ناقل معالج خارجي 128 بت. كان هناك 16 كيلوبايت من ذاكرة التخزين المؤقت (8 كيلوبايت من البيانات و 8 كيلوبايت من الإرشادات).

كان النموذج التالي في السلسلة هو المعالج 21164 (EV5) ، الذي تم إصداره في عام 1995. لقد امتلك كتلتين صحيحتين وحسب بالفعل ثلاثة مستويات من ذاكرة التخزين المؤقت (اثنان في المعالج ، والثالث - خارجي). تم تقسيم ذاكرة التخزين المؤقت للمستوى الأول إلى ذاكرة تخزين مؤقت للبيانات وذاكرة تخزين مؤقت تعليمات لكل منها 8 كيلوبايت. كمية المخبأ في المستوى الثاني كانت 96 كيلوبايت. تتراوح سرعة ساعة المعالج من 266 ميجاهرتز إلى 500 ميجاهرتز.



DEC Alpha AXP 21064

في عام 1996 ، خرج معالجات Alpha 21264 (EV6) بـ 15.2 مليون ترانزستور ، تم تصنيعها باستخدام تقنية معالجة 15.2 ميكرون. تراوح تردد ساعتهم من MHz 450 إلى MHz 600. تم دمج كتل العدد الصحيح وكتل التحميل / الحفظ في وحدة Ebox واحدة ، وتم دمج كتل الفاصلة العائمة في وحدة Fbox. احتفظت ذاكرة التخزين المؤقت من المستوى الأول بتخصيص ذاكرة للإرشادات والبيانات. كان حجم كل جزء 64 كيلو بايت. كانت كمية ذاكرة التخزين المؤقت في المستوى الثاني من 2 ميجابايت إلى 8 ميجابايت.

في عام 1999 ، تم شراء DEC بواسطة Compaq. ونتيجة لذلك ، تم نقل معظم الإنتاج باستخدام Alpha إلى API NetWorks، Inc.

معالجات Intel P5 و P54C

وفقًا لتخطيط فينود دهام ، تم تطوير معالج الجيل الخامس ، الذي يحمل الاسم الرمزي P5. في عام 1993 ، دخلت وحدة المعالجة المركزية حيز الإنتاج تحت اسم Pentium.

تم تصنيع معالجات P5 الأساسية باستخدام تقنية معالجة 800 نانومتر باستخدام تقنية BiCMOS ثنائية القطب. تحتوي على 3.1 مليون ترانزستور. بنتيوم كان لديه ناقل بيانات 64 بت ، بنية فوقية. كان هناك تخزين مؤقت منفصل لرمز البرنامج والبيانات. تم استخدام ذاكرة التخزين المؤقت ذات المستوى الأول التي تبلغ 16 كيلوبايت ، مقسمة إلى جزئين (8 كيلوبايت للبيانات و 8 كيلوبايت للإرشادات). كانت النماذج الأولى بترددات 60 ميجاهرتز - 66 ميجاهرتز.



معالج إنتل بنتيوم

في نفس العام ، أطلقت Intel معالجات P54C. تم نقل إنتاج معالجات جديدة إلى تكنولوجيا معالجة 0.6 ميكرون. كانت سرعة المعالج 75 ميجاهرتز ، ومنذ 1994 - 90 ميجاهرتز و 100 ميجاهرتز. وبعد مرور عام ، تم نقل بنية P54C (P54CS) إلى تقنية معالجة 350 نانومتر وزاد تردد الساعة إلى 200 ميجاهرتز.

في عام 1997 ، تلقى P5 آخر تحديث - P55C (Pentium MMX). ظهر دعم لمجموعة تعليمات MMX (MultiMedia eXtension). يتألف المعالج من 4.5 مليون ترانزستور ويتم تصنيعه باستخدام تكنولوجيا CMOS 280 نانومتر متقدمة. زادت ذاكرة التخزين المؤقت للمستوى الأول إلى 32 كيلوبايت (16 كيلوبايت للبيانات و 16 كيلوبايت للإرشادات). بلغ تردد المعالج 233 ميجا هرتز.

معالجات AMD K5 و K6

في عام 1995 ، أصدرت AMD معالج K5. كانت البنية الأساسية RISC ، لكنها عملت مع تعليمات CISC المعقدة. تم تصنيع المعالجات باستخدام تقنية معالجة 350 أو 500 نانومتر ، مع 4.3 مليون ترانزستور. كان لكل K5 خمس كتل صحيحة وكتلة نقطة عائمة واحدة. كانت ذاكرة التخزين المؤقت للتعليمات 16 كيلو بايت ، وكانت البيانات 8 كيلو بايت. تراوحت سرعة ساعة المعالج من 75 ميجاهرتز إلى 133 ميجاهرتز.



معالج AMD K5

تحت اسم العلامة التجارية K5 ، تم إنتاج نسختين من معالجات SSA / 5 و 5 k86. عملت الأولى بترددات من 75 ميجاهرتز إلى 100 ميجاهرتز. يعمل المعالج 5k86 بترددات من 90 ميجاهرتز إلى 133 ميجاهرتز.

في عام 1997 ، قدمت الشركة معالج K6 ، الذي كانت بنيته تختلف اختلافًا كبيرًا عن K5. تم تصنيع المعالجات باستخدام تقنية معالجة 350 نانومتر ، وشملت 8.8 مليون ترانزستور ، ودعمت تغييرًا في ترتيب التعليمات ، ومجموعة من تعليمات MMX ، وكتلة عائمة. كانت المنطقة البلورية 162 مم². بلغ حجم ذاكرة التخزين المؤقت للمستوى الأول 64 كيلوبايت (32 كيلوبايت من البيانات و 32 كيلوبايت من التعليمات). يعمل المعالج بتردد 166 ميجا هرتز و 200 ميجا هرتز و 233 ميجا هرتز. كان تردد ناقل النظام 66 ميجاهرتز.

في عام 1998 ، أصدرت AMD رقائق ذات بنية K6-2 محسنة ، مع 9.3 مليون ترانزستور تم تصنيعها باستخدام تقنية معالجة 250 نانومتر. كان أقصى تردد للرقاقة 550 ميجاهرتز.



معالج AMD K6

في عام 1999 ، تم إصدار الجيل الثالث - بنية K6-III. احتفظت البلورة بجميع ميزات K6-2 ، ولكن في نفس الوقت ظهرت ذاكرة تخزين مؤقت مدمجة من المستوى الثاني بسعة 256 كيلوبايت. كان حجم ذاكرة التخزين المؤقت للمستوى الأول 64 كيلو بايت.

معالجات AMD K7

في نفس عام 1999 ، تم استبدال K6 بمعالجات K7. تم إنتاجها باستخدام تقنية 250 نانومتر مع 22 مليون ترانزستور. تحتوي وحدة المعالجة المركزية على وحدة عدد صحيح جديدة (ALU). قدم ناقل النظام EV6 نقل البيانات على حافتي إشارة الساعة ، مما جعل من الممكن الحصول على تردد فعال قدره 200 ميجاهرتز بتردد فعلي 100 ميجاهرتز. كانت ذاكرة التخزين المؤقت للمستوى الأول 128 كيلو بايت (64 كيلو بايت من التعليمات و 64 كيلو بايت من البيانات). وصلت ذاكرة التخزين المؤقت من المستوى الثاني إلى 512 كيلوبايت.



معالج AMD K7

بعد ذلك بقليل ، ظهرت بلورات تعتمد على نواة الجبار. تم إنتاجها وفقًا لتقنية المعالجة 180 نانومتر.

أدخل إصدار نواة ثندربيرد تغييرات غير عادية على المعالجات. تم نقل ذاكرة التخزين المؤقت من المستوى الثاني مباشرة إلى قلب المعالج وعملت بنفس التردد معها. كانت ذاكرة التخزين المؤقت بسعة فعالة 384 كيلوبايت (128 كيلوبايت ذاكرة تخزين مؤقت في المستوى الأول و 256 كيلوبايت ذاكرة تخزين مؤقت في المستوى الثاني). تم زيادة تردد ساعة ناقل النظام - الآن يعمل بتردد 133 ميجاهرتز.

معالجات Intel P6

حلت بنية P6 محل P5 في عام 1995. كان المعالج فائق السرعة ويدعم التغييرات في ترتيب العمليات. استخدمت المعالجات ناقلًا مزدوجًا مستقلاً ، مما أدى إلى زيادة عرض النطاق الترددي للذاكرة بشكل كبير.

في نفس عام 1995 ، تم تقديم معالجات Pentium Pro من الجيل التالي. عملت البلورات على تردد 150 ميجاهرتز - 200 ميجاهرتز ، وكان لديها 16 كيلوبايت من ذاكرة التخزين المؤقت في المستوى الأول وما يصل إلى 1 ميجابايت من ذاكرة التخزين المؤقت في المستوى الثاني.



معالج Intel Pentium Pro

في عام 1999 ، تم تقديم أول معالجات Pentium III. كانت تعتمد على جيل جديد من نواة P6 تسمى Katmai ، والتي كانت نسخًا معدلة من Deschutes. تمت إضافة دعم تعليمات SSE إلى النواة ، وتم تحسين آلية العمل مع الذاكرة. بلغ تردد الساعة لمعالجات كاتماى 600 ميجا هرتز.

في عام 2000 ، تم إصدار أول معالجات Pentium 4 ذات قلب Willamette. كان التردد الفعال لناقل النظام 400 ميجاهرتز (التردد المادي - 100 ميجاهرتز). وصلت ذاكرة التخزين المؤقت للمستوى الأول إلى حجم 8 كيلوبايت ، ووصلت ذاكرة التخزين المؤقت للمستوى الثاني إلى 256 كيلوبايت.

كان اللب التالي للخط هو نورثوود (2002). احتوت المعالجات على 55 مليون ترانزستور وتم تصنيعها باستخدام تقنية CMOS الجديدة 130 نانومتر مع مركبات النحاس. كان تردد ناقل النظام 400 ميجاهرتز أو 533 ميجاهرتز أو 800 ميجاهرتز.



Intel Pentium 4

في عام 2004 ، تم نقل إنتاج المعالجات مرة أخرى إلى معايير تكنولوجية أكثر دقة - 90 نانومتر. تم إصدار Pentium 4 على لب بريسكوت. زادت ذاكرة التخزين المؤقت لبيانات المستوى الأول إلى 16 كيلوبايت ، ووصلت ذاكرة التخزين المؤقت للمستوى الثاني إلى 1 ميجابايت. كان تردد الساعة 2.4 جيجا هرتز - 3.8 جيجا هرتز ، تردد ناقل النظام - 533 ميجا هرتز أو 800 ميجا هرتز.

كان النواة الأخيرة المستخدمة في معالجات Pentium 4 هي Cedar Mill أحادية النواة. أنتجت بتقنية عملية جديدة - 65 نانومتر. كانت هناك أربعة نماذج: 631 (3 جيجا هرتز) ، 641 (3.2 جيجا هرتز) ، 651 (3.4 جيجا هرتز) ، 661 (3.6 جيجا هرتز).

معالجات Athlon 64 و Athlon 64 X2

في نهاية عام 2003 ، أصدرت AMD بنية K8 جديدة 64 بت ، مبنية على تقنية معالجة 130 نانومتر. كان المعالج يحتوي على وحدة تحكم ذاكرة متكاملة وناقل HyperTransport. عملت على تردد 200 ميجا هرتز. تسمى منتجات AMD الجديدة Athlon 64. وقد دعمت المعالجات العديد من مجموعات التعليمات ، مثل MMX و 3DNow! و SSE و SSE2 و SSE3.



معالج Athlon 64

في عام 2005 ، دخلت معالجات AMD التي تسمى Athlon 64 X2 السوق. كانت هذه أول معالجات سطح المكتب ثنائية النواة. استند النموذج على نواتين مصنوعتين من بلورة واحدة. كان لديهم وحدة تحكم مشتركة للذاكرة وحافلة HyperTransport وقائمة انتظار الأوامر.



معالج أثلون 64 X2

خلال عامي 2005 و 2006 ، أصدرت AMD أربعة أجيال من رقائق ثنائية النواة: ثلاثة نوى مانشستر 90 نانومتر ، توليدو وويندسور ، بالإضافة إلى نواة بريسبان 65 نانومتر. اختلفت المعالجات في حجم ذاكرة التخزين المؤقت للمستوى الثاني واستهلاك الطاقة.

معالجات Intel Core توفر

معالجات Pentium M أداءً أكثر من معالجات سطح المكتب القائمة على معمارية NetBurst الدقيقة. وبالتالي ، أصبحت قراراتهم المعمارية الأساس للمعمارية الدقيقة الأساسية ، التي تم إصدارها في عام 2006. كان أول معالج رباعي النواة لسطح المكتب هو Intel Core 2 Extreme QX6700 بتردد ساعة قدره 2.67 جيجا هرتز و 8 ميجا بايت من ذاكرة التخزين المؤقت في المستوى الثاني.

كان الاسم الرمزي للجيل الأول من معالجات الأجهزة المحمولة من Intel هو Yonah. تم تصنيعها باستخدام تقنية معالجة 65 نانومتر ، استنادًا إلى بنية Banias / Dothan Pentium M ، مع إضافة تقنية الحماية LaGrande. يمكن للمعالج معالجة ما يصل إلى أربعة إرشادات لكل دورة ساعة. أعادت Core تصميم الخوارزمية لمعالجة تعليمات 128 بت SSE و SSE2 و SSE3. إذا تمت معالجة كل أمر في إجراءين ، قبل ذلك ، يلزم إجراء واحد فقط للعملية.



انتل كور 2 اكستريم كيو اكس 6700

في عام 2007 ، ظهرت البنية الدقيقة 45nm Penryn باستخدام بوابات معدنية Hi-k الخالية من الرصاص. تم استخدام التقنية في عائلة معالجات Intel Core 2 Duo. تمت إضافة دعم إرشادات SSE4 إلى الهيكل ، وزاد الحد الأقصى من ذاكرة التخزين المؤقت في المستوى الثاني من المعالجات ثنائية النواة من 4 ميجابايت إلى 6 ميجابايت.



المعالج AMD Phenom II X6

في عام 2008 ، تم إصدار بنية الجيل التالي ، Nehalem. اكتسبت المعالجات وحدة تحكم مدمجة في الذاكرة تدعم قناتين أو 3 قنوات من DDR3 SDRAM أو 4 قنوات من FB-DIMM. بدلاً من حافلة FSB ، جاء حافلة QPI جديدة. تم تخفيض ذاكرة التخزين المؤقت من المستوى 2 إلى 256 كيلوبايت لكل نواة.



إنتل Core i7

قريبًا ، نقلت Intel بنية Nehalem إلى تقنية معالجة 32 نانومتر جديدة. يسمى هذا الخط من المعالجات Westmere.
كان النموذج الأول للمعمارية الدقيقة الجديدة هو Clarkdale ، الذي يحتوي على نواتين ونواة رسومات مدمجة ، تم إنتاجها بواسطة تقنية المعالجة 45 نانومتر. حاولت

معالجات AMD K10 AMD

مواكبة إنتل. في عام 2007 ، أصدرت جيل هندسة المعالجات الدقيقة x86 - K10. تم دمج أربع نوى للمعالج على شريحة واحدة. بالإضافة إلى ذاكرة التخزين المؤقت للمستويين الأول والثاني ، حصلت طرز K10 أخيرًا على L3 من 2 ميجابايت. كانت ذاكرة التخزين المؤقت للبيانات وتعليمات المستوى الأول 64 كيلوبايت لكل منها ، وذاكرة التخزين المؤقت للمستوى الثاني 512 كيلوبايت. هناك أيضًا دعم واعد لوحدة التحكم في ذاكرة DDR3. استخدم K10 جهازي تحكم 64 بت. كان لكل نواة معالج وحدة نمطية عائمة 128 بت. علاوة على ذلك ، عملت المعالجات الجديدة من خلال واجهة HyperTransport 3.0.

في عام 2007 ، تم إصدار معالجات AMD Phenom متعددة النواة لأجهزة الكمبيوتر المكتبية باستخدام بنية K10. تم إنتاج الحلول المستندة إلى K10 باستخدام تقنية معالجة 65 و 45 نانومتر. في الإصدار الجديد من البنية (K10.5) ، عملت وحدة التحكم في الذاكرة مع ذاكرة DDR2 و DDR3.



معالج AMD Phenom

في عام 2011 ، تم إصدار بنية البلدوزر الجديدة. تحتوي كل وحدة نمطية على مركزين مع كتلة صحيحة خاصة بها وذاكرة تخزين مؤقت من المستوى 1. ذاكرة التخزين المؤقت المدعومة هي المستوى الثالث من 8 ميجا بايت ، ناقل HyperTransport 3.1 ، تقنيات لزيادة تردد الجيل الثاني من نوى Turbo Core ومجموعات التعليمات AVX ، SSE 4.1 ، SSE 4.2 ، AES. كما تم تزويد معالجات الجرافات بوحدة تحكم في الذاكرة DDR3 مزدوجة القناة بتردد فعال يبلغ 1866 ميجاهرتز.



معالج AMD بلدوزر

في عام 2013 ، قدمت الشركة الجيل القادم من المعالجات - Piledriver. كان هذا النموذج عبارة عن بنية محسنة للجرافة. تم تحسين كتل التنبؤ بالفروع ، وزاد أداء النقطة العائمة ووحدة الحوسبة الصحيحة ، بالإضافة إلى سرعة الساعة.

بالنظر عبر التاريخ ، يمكنك تتبع مراحل تطوير المعالجات ، والتغيرات في بنيتها ، وتحسين تقنيات التطوير والمزيد. تختلف وحدات المعالجة المركزية الحديثة عن تلك التي ظهرت من قبل ، ولكن في نفس الوقت لها ميزات مشتركة.

Source: https://habr.com/ru/post/ar392175/


All Articles