在本手册中,当使用DDR内存示例处理高速接口时,我们将详细研究Xpedition / PADS Professional CAD中Constraint Editor系统的配置。
将涵盖以下主题:
DDR评论
- DDR和SDRAM定义
- 使用DDR的项目的基本要求
- DDR电路设置限制的细微差别
阻抗确定
- 在约束管理器中使用Stackup Editor来计算宽度并控制给定层上单个导体的阻抗
- 使用堆栈编辑器计算轨道之间的宽度和间隙,以控制差分对中的阻抗
- 使用堆栈编辑器计算轨道之间的宽度和间隙,以控制差分对中的阻抗
沿信号传播的长度和时间对齐轨道
- 设置延迟限制的各种方法
- 创建和使用联系人对
- 使用常量和变量
- 设置最小和最大延迟规则
- 设置坐标长度
- 设置一致的长度时使用层次结构
- 引入延迟公式
- 设置公式
- 在公式中使用常量和变量
自定义拓扑类型和设置
- 触点类型的分配(源,负载,终结器)
- 探索拓扑类型
- 创建自定义拓扑
- 创建联系人对
处理差分信号
- 演示编辑差异时输入限制的影响。 蒸
- 分割差异 蒸
- 在编辑器控件中使用“差异对”对话框
并行性的归纳和规则
- 并发和串扰概述
- 创建并发规则
- 创建串扰规则
- 为网络/类分配规则
- 显示并发规则错误
- 串扰规则错误显示
- 更正并发错误
约束模式
- 创建约束模板
- 限制模式选项卡
- 将模式分配给信号组
- 将模板导出到另一个数据库
- DDR3跟踪约束模式
- 创建DDR3跟踪约束模式
- DDR3段跟踪示例
- 模板更改以跟踪后续细分
目标长度工具和手动调整
- 使用“目标长度”对话框使用“使用编辑器控件中的调整规则调整此群集”和“轻松调整”方法来对齐一致的信号组
- 使用手动调整功能可更精确地对准导体
- 有关确定导体总长度的其他部分
喜欢看
*本课程中讨论的技术适用于PADS Professional和Xpedition。